# Bilet 1

#### Teorie.

#### 1. Definitia CLC.

Circuite de comutare caracterizate prin aceea ca starea iesirilor sale la un moment dat depinde doar de starea intrarilor la momentul de timp considerat.

# 2. Hazard dinamic(definitie).

Apare atunci cand in urma modificarii starii intrarilor starea iesirii trebuie sa se modifice, dar aceasta modificare nu se face direct, ci dupa un numar de oscilatii intre noua si vechea stare.

# 3. Implementarea cu memorii ROM.

Implementare functiilor logice cu memorii ROM presupune urmarea urmatoarelor etape:

- a. Stabilirea dimensiunii memoriei necesare pentru aplicatia respectiva
- b. Alegerea tipurilor de circuite ROM integrate cele mai potrivite: cu dimensiuni identice sau cat mai apropiate de cele stabilite anterior
- c. Daca nu exista memorii ROM cu dimensiuni identice cu cele dorite, se fac transformari de dimensiuni cu diverse metode
- d. Stabilirea tabelului de adevar a memoriei ROM
- e. Reducerea dimensiunii memoriei ROM, atunci cand este posibil, utilizand codificarea la intrare sau decodificarea la iesire

Implementarea cu memorii ROM se face avand in vedere urmatoarele doua aspecte: utilizarea unui numar minim de Circuite integrate; folosirea integrala a capacitatii memoriei

4. Implementarea cu PLA(definitie, caracteristici, schema bloc generala).

Ofera o serie de avantaje: flexibilitatea programarii, reducerea spatiului ocupat prin reducerea substantiala a numarului componentelor, puterea consumata mai mica si fiabilitatea mult imbunatatita.

PLA este o strctura extrem de flexibila care se poate utiliza eficient pentru implementarea sistemelor de functii cu mai mult de 8 variabile de intrare. Utilizarea eficienta a capacitatii acestui circuit, in cazul implementarii unor sisteme logice combinationale, necesita operatii de minimizare a functiilor booleene, similare cu cele intalnite la implementarea cu porti logice. PLA-urile tind sa acopere, la ora actuala, toate acele structuri de circuite logice combinationale de complexitate mica si medie, pentru care o implementare cu circuite standard(utilizate ca circuite logice universale) MUX, DMUX/DCD, ROM ar genera un numar foarte mare de termeni produs.

5. Decodificatorul(definitie, schema bloc, tabela de adevar, ecuatia de functionare). Un circuit logic combinational, care in cazul general, are n intrari si m iesiri; m<=2<sup>n</sup> iesiri. Pentru fiecare combinatie a intrarilor la un moment dat se activeaza o singura iesire. Exista 2 tipuri de DCD: in zecimal, in 7 segmente.

Decodificare, ca operatie, este necesara in multiplexarea datelor, afisarea numerica, conversia numeric analogica, adresarea memoriei, samd.

### 6. Implementarea cu porti logice SI-NU.

Pentru implementarea cu porti logice SI-NU este nevoie ca mai intai sa se puna in evidenta operatia SI-NU in expresia functiei de implementat. Ca atare, negam de 2 ori expresia functiei (astfel valoarea de adevar a acesteia nu se modifica) si, cu ajutorul teoremelor lui DeMorgan, efectuam calculele pana cand se pune in evidenta operatia SI-NU.

#### 7. Implementarea cu DMUX.

Variabilele functiei se aplica in raport cu ponderile lor pe intrarile de selectie.

In cazul in care nivelul logic SAU se realizeaza cu porti logice SI-NU, la intrarile acestor porti se vor aplica iesirile DCD, respectiv DMUX ce corespund termenilor canonici prezenti in expresia functiei.

O alta varianta de realizare a nivelului logic SAU este cu porti logice SI, la intrarile acestor porti se aplica iesirile DCD respectiv DMUX corespunzatoare termenilor canonici ce nu apar in expresia functiei; se ia in considerare negata functiei.

8. Multiplexorul / selectorul (definitie, schema bloc, tabela de adevar, ecuatia de functionare). Un circuit logic combinational, care in cazul general are 2<sup>n</sup> intrari de date/informatie, n intrari de selectie.

Starea iesirii la un moment dat e data de starea intrarii I<sub>k</sub>.

Din punct de vedere constructiv MUX genereaza ambele nivele logice (SI,SAU) necesare implementarii unei functii. Deoarece se genereaza direct termenii canonici, implementarea cu MUX nu mai necesita in prealabil minimizarea functiei de implementat. Intrarile de date(care in expresia iesirii inmultesc termenii canonici) au rolul unor intrari de validare, prin intermediul carora se selecteaza doar acei termeni canonici ce intervin in expresia functiei de implementat.

#### 9. Ce rol are strobarea.

Strobarea are rol de inhibare a circuitului. Atunci cand pe intrarea de strobare nu se aplica semnal, sau se aplica un semnal echivalent cu valoarea logica 0, circuitul functioneaza in mod normal. Atunci cand pe intrarea de strobare se aplica un semnal echivalent cu valoarea logica 1, iesirile circuitului sunt "fortate" 1.

10. Algoritmul de minimizare al diagramelor VID(variabile incluse).

Se urmaresc urmatoarele etape:

- Se considera toate variabilele inglobate 0 si se formeaza subcuburi cu 1-rile din diagrama
- Se considera toate 1-rile combinatii indiferente si se formeaza subcuburi cu variabilele inglobate din diagrama
- Se considera conjunctia intre variabilele inglobate si implicantii primi obtinuti la sfarsitul etapei a doua
- Se considera disjunctia intre implicantii primi obtinuti la sfarsitul etapelor 1 si 3
- In cazul in care exista mai mult de o singura variabila inglobata in diagrama, se ia in considerare o variabila( celelalte fiind considerate 0) si se trateaza punctele de la 1 la 4; in continuare se va lua in considerare o alta variabila(celelalte fiind considerate 0) si se urmeaza punctele de la 1 la 4; la sfarsit se insumeaza expresiile partiale obtinute.

#### Bilet 4

#### Teorie.

### 1. Hazard static.

Atunci cand in urma modificarii starii intrarilor circuitului se modifica pentru un scurt interval de timp starea iesirii, desi aceasta iesire nu se justifica dpdv logic deoarece noii stari a intrarilor trebuie sa-i corespunda aceeasi stare a iesirii.

# 2. Implementarea cu MUX.

Variabilele functiei se aplica in raport cu ponderile lor pe intrarile de selectie. A)Se activeaza(punandu-se la 1 logic) intrarile de date corespunzatoare termenilor canonici prezenti in expresia functiei. B) se activeaza(punandu-se la 1 logic) intrarile de date corespunzatoare termenilor canonici ce nu apar in expresia functiei(altfel spus, luam in considerare negata functiei).

### 3. Implementarea cu porti logice SAU-NU.

Pentru implementarea cu porti logice SAU-NU este nevoie ca mai intai sa se puna in evidenta operatia SAU-NU in expresia functiei de implementat. Ca atare, negam de 2 ori expresia functiei (astfel valoarea de adevar a acesteia nu se modifica) si, cu ajutorul teoremelor lui DeMorgan, efectuam calculele pana cand se pune in evidenta operatia SAU-NU.

#### 4. Ce rol are intrarea de strobare.

Strobarea are rol de inhibare a circuitului. Atunci cand pe intrarea de strobare nu se aplica semnal, sau se aplica un semnal echivalent cu valoarea logica 0, circuitul functioneaza in mod normal. Atunci cand pe intrarea de strobare se aplica un semnal echivalent cu valoarea logica 1, iesirile circuitului sunt "fortate" 1.

### 5. PLA.

Un circuit logic combinational cu 2 nivele de logica programabila: o matrice de porti SI(constituie un decodificator conditionat) si o matrice de porti SAU(are rol de codificator). Spre deosebire de memoriile ROM, la PLA-uri este programabil si primul nivel logic.

#### 6. Memorii ROM.

Circuite de memorie ale caror continut este programat la fabricare si nu poate fi schimbat de utilizator. Daca la aplicarea unui impuls pozitiv pe grila tranzistorului acesta conduce, atunci canalul devenit conductor al tranzistorului se comporta ca un scurtcircuit intre drena si sursa. In acest caz informatia inscrisa este 0 logic. Daca tranzistorul este blocat aceasta este 1 logic.

#### 7. Demultiplexorul (definitie, schema bloc, tabel adevar, ecuatia de functionare).

Circuit logic combinational ce are, in cazul general, o intrare de date, n intrari de selectie,  $2^n$  iesiri. Expresia iesirii la un moment dat: Zj=0, daca j diferit de epsilon, 1 daca j egal cu epsilon. Epsilon- echivalentul zecimal numarului binar reprezentat de starile 0 si 1 ale intrarilor de selectie si este dat de relatia. Epsilon  $=S_{n-1}S_{n-2}...S_1S_0$ .

#### 8. Convertorul cu cod (definitie, schema bloc).

Circuite logice combinationale avand, in cazul general, n intrari si m iesiri, si care servesc la transcrierea informatiei dintr-un cod binar in alt cod binar.

### 9. Definitia unui CLC.

Circuite de comutare caracterizate prin aceea ca starea iesirilor sale la un momet dat depinde doar de starea intrarilor la momentul de timp considerat.